1
1

* IA64 can have a weaker consistency model for memory than x86, so we

need memory barriers to actually do something other than hint
  to the compiler not to reorder memory-related instructions.  The
  IA64 instruction for memory barriers is "mf".

  Fixes bug #137.

This commit was SVN r10401.
Этот коммит содержится в:
Brian Barrett 2006-06-17 05:01:54 +00:00
родитель c9e8dbc10e
Коммит 01913be4e6
2 изменённых файлов: 4 добавлений и 5 удалений

Просмотреть файл

@ -8,6 +8,7 @@ START_FILE
opal_atomic_mb:
.prologue
.body
mf
br.ret.sptk.many b0
;;
.endp opal_atomic_mb#
@ -17,6 +18,7 @@ opal_atomic_mb:
opal_atomic_rmb:
.prologue
.body
mf
br.ret.sptk.many b0
;;
.endp opal_atomic_rmb#
@ -26,6 +28,7 @@ opal_atomic_rmb:
opal_atomic_wmb:
.prologue
.body
mf
br.ret.sptk.many b0
;;
.endp opal_atomic_wmb#

Просмотреть файл

@ -24,11 +24,7 @@
*/
#if OMPI_WANT_SMP_LOCKS
#define MB() __asm__ __volatile__("": : :"memory")
#else
#define MB()
#endif
#define MB() __asm__ __volatile__("mf": : :"memory")
/**********************************************************************